意味 | 例文 (28件) |
モンゴメリ乗算の部分一致の例文一覧と使い方
該当件数 : 28件
モンゴメリ乗算装置及び方法例文帳に追加
MONTGOMERY MULTIPLICATION DEVICE AND METHOD - 特許庁
モンゴメリー類型のモジュラー乗算装置及び方法例文帳に追加
APPARATUS AND METHOD FOR PERFORMING MONTGOMERY TYPE MODULAR MULTIPLICATION - 特許庁
モンゴメリ乗算のための演算回路及び暗号回路例文帳に追加
ARITHMETIC CIRCUIT AND ENCRYPTION CIRCUIT FOR MONTGOMERY MULTIPLICATION - 特許庁
モンゴメリ乗算におけるSIMD命令の使用例文帳に追加
UTILIZING SIMD INSTRUCTION WITHIN MONTGOMERY MULTIPLICATION - 特許庁
マスキングされたモンゴメリーのモジュラー乗算方法及び関連装置例文帳に追加
MASKED MONTGOMERY MODULAR MULTIPLICATION METHOD AND ASSOCIATED DEVICE - 特許庁
モンゴメリ乗算回路、RSA暗号回路、及び、ICカード例文帳に追加
MONTGOMERY MULTIPLICATION CIRCUIT, RSA ENCRYPTION CIRCUIT, AND IC CARD - 特許庁
モンゴメリ乗算を用いるコプロセッサを使用する演算装置及び方法例文帳に追加
PROCESSING DEVICE AND METHOD USING COPROCESSOR UTILIZING MONTGOMERY MULTIPLICATION - 特許庁
従来のmod演算及びモンゴメリ変換に代えて、乗算、加算及びビットシフトからなるモンゴメリ還元とモンゴメリ乗算とにより、除算を用いずに2nビットの入力mからnビットのモンゴメリ変換結果m’(=mR mod p)を得る構成としたので、上記課題を解決できる。例文帳に追加
Instead of conventional mod arithmetic and Montgomery conversion, an n-bit Montgomery conversion result m'(=mR mod p) is obtained from 2n-bit input m by Montgomery reduction and montgomery multiplication composed of multiplication, addition and bit shifting without using the division. - 特許庁
本発明はマスキングされたモンゴメリーのモジュラー乗算方法及び関連装置に関する。例文帳に追加
The present invention relates to a masked Montgomery modular multiplication method and an associated device. - 特許庁
マスキングされたモンゴメリーのモジュラー乗算方法及び関連装置を提供する。例文帳に追加
To provide a masked Montgomery modular multiplication method and an associated device. - 特許庁
演算回路C501は、その加算処理の結果に基づいて、モンゴメリ乗算による剰余演算を行う。例文帳に追加
The operation circuit C501 carries out remainder operation by Montgomery multiplication based on the result of addition. - 特許庁
モンゴメリ法での特別な用法である同時点乗算の方法を提供する。例文帳に追加
To provide a simultaneous point multiplication method as a special use in a Montgomery method. - 特許庁
基数rのs乗の整数データR(いわゆるモンゴメリ定数R=r^s)をxに2回乗算することにより、ステップST54H,ST54Lをいわゆるモンゴメリ乗算として並列に実行できるようにしている。例文帳に追加
In a modular multiplication device, steps ST54H and ST54L can be performed in parallel as so-called Montgomery multiplication by multiplying x by integer data R of s-th power of a cardinal number r (so-called Montgomery constant R=r^s) twice. - 特許庁
該モジュラー減少装置は、4以上の高い記数法の底rを用いたモンゴメリー乗算プロセスの変形を使用する、乗算器(12)を含む。例文帳に追加
The modular reduction device includes a multiplier (12) using an alternative of the Montgomery multiplication process using a base of raised numeration r equal to or higher than 4. - 特許庁
モンゴメリ乗算において、二乗算に対応した高速な演算方法、及びその演算方法を実現可能な演算回路を提供する。例文帳に追加
To provide a fast arithmetic method which is adaptive to squaring calculation in Montgomery multiplication and an arithmetic circuit in which the arithmetic method can be realized. - 特許庁
本構成により、モンゴメリ乗算処理、剰余加算処理等の高速実行、低消費電力化が可能となる。例文帳に追加
This constitution can provide the Montgomery multiplication, the remainder adding, etc., at high speed and reduce the power consumption. - 特許庁
ここで、両者ともモンゴメリ乗算であることから、従来のBMMに比べ、計算量を低減させることができる。例文帳に追加
Since both steps are Montgomery multiplication, the computational complexity can be reduced compared with conventional BMM (Bipartite Modular Multiplication). - 特許庁
モンゴメリ乗算処理、剰余加算処理等を高速に実行し、低消費電力化を実現する演算処理回路構成を提供する。例文帳に追加
To provide an arithmetic processing circuit constitution executing Montgomery multiplication, remainder adding, etc., at high speed and reducing the power consumption. - 特許庁
モンゴメリ乗算回路におけるメモリアクセスのボトルネックを2ポートやシングルポートの汎用メモリを使いながら解消する。例文帳に追加
To solve the bottleneck of a memory access in a Montgomery arithmetic circuit while using a 2-ports or single-port general memory. - 特許庁
SIMD命令をサポートするコンピュータシステムで、モンゴメリ乗算を実施するためのアーキテクチャおよび方法が記載される。例文帳に追加
An architecture and methodology for implementing Montgomery multiplication on a computer system that supports SIMD instructions is described. - 特許庁
本発明にかかる剰余演算装置は、第1の被乗数と第2の被乗数のうちのいずれか一方の被乗数と、乗数と、除数と、に基づき、モンゴメリ乗算を実行する演算器と、モンゴメリ乗算の演算結果を第1の被乗数として格納する第1の被乗数レジスタと、モンゴメリ乗算の演算結果を除数で減算する減算器と、減算器での減算結果を第2の被乗数として格納する第2の被乗数レジスタとを有する。例文帳に追加
The remainder calculating apparatus has a calculator that carries out Montgomery multiplication based on either one of a first multiplicand and a second multiplicand, a multiplier and a divisor; a first multiplicand register that stores a calculation result of the Montgomery multiplication as a first multiplicand; a subtractor that subtracts the calculation result of the Montgomery multiplication with the divisor; and a second multiplicand register that stores a subtraction result of the subtractor as a second multiplicand. - 特許庁
被乗数をA、乗数をB、法をM、中間値をQとし、A及びBの乗算結果とM及びQの乗算結果と中間結果Sとの加算結果に基づいて、モンゴメリ乗算による剰余演算を行うモンゴメリ乗算回路201において、演算回路A301及び演算回路D601は、所定の動作周波数clk1xの2倍の動作周波数clk2xにて、A及びBの乗算処理とM及びQの乗算処理とを行う。例文帳に追加
A Montgomery multiplication circuit 201 carries out remainder operation by Montgomery multiplication based on an addition of the multiplication result of A and B, the multiplication result of M and Q, and an intermediate result S, wherein A is the multiplicand, B is the multiplier, M is the modulus, and Q is the intermediate value. - 特許庁
更に、モンゴメリ乗算の演算結果と除数との比較結果に基づき、第1の被乗数レジスタの値と第2の被乗数レジスタの値のうちのいずれか一方の値を演算器に出力するセレクタを有する。例文帳に追加
Further, the remainder calculating apparatus has a selector that outputs either one of a value of the first multiplicand register and a value of the second multiplicand register to the calculator based on a comparison result between the calculation result of the Montgomery multiplication and the divisor. - 特許庁
モンゴメリ乗算に基づく剰余演算器を用い、剰余演算器が処理可能なビット長を超えるデータの剰余演算を処理することができる剰余演算処理装置を提供する。例文帳に追加
To provide a residual arithmetic processor capable of processing residual arithmetic of a data which exceeds bit length which can be processed by a residual processing unit, by using the residual arithmetic unit based on Montgomery multiplication. - 特許庁
さらに、各データを剰余演算器115に入力できるサイズになるよう変換した後、繰り返し剰余演算器115のモンゴメリ乗算を実行する。例文帳に追加
After each data is converted so that it may become a size which can be input into the residual arithmetic unit 115, the Montgomery multiplication of the residual arithmetic unit 115 is repeatedly executed. - 特許庁
また除算で一般的な引き放し法の原理を応用してモンゴメリ乗算アルゴリズムを改良し、演算の途中結果によらずに確定的に演算結果が決まるようにする。例文帳に追加
Also, the Montgomery multiplication algorithm is improved by applying the principle of non-restoring method that is general in division, and the result of mathematical operation is decided definitely without being based on the result in the middle of operation. - 特許庁
また除算で一般的な引き放し法の原理を応用してモンゴメリ乗算アルゴリズムを改良し、演算の途中結果によらずに確定的に演算結果が決まるようにする。例文帳に追加
Also, the Montgomery multiplication algorithm is improved by applying the principle of non-restoring method that is common in division so that the results of mathematical operation are determined definitely without being based on the results in the middle of operation. - 特許庁
モンゴメリ乗算剰余の多倍長演算を行う回路において、ブロック単位演算器における減算のための遅延時間を短縮し、動作周波数を維持したままで演算を行う。例文帳に追加
To reduce the delay time for subtraction in a block unit computing element and perform arithmetic operation while maintaining the operating frequency in a circuit for carrying out multiple length calculation of Montgomery multiplication residues. - 特許庁
意味 | 例文 (28件) |
Copyright © Japan Patent office. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |