意味 | 例文 (105件) |
アナログ演算器の部分一致の例文一覧と使い方
該当件数 : 105件
ビタビ復号器のアナログ演算回路及びそのアナログ演算方法例文帳に追加
ANALOG ARITHMETIC CIRCUIT OF VITERBI DECODER AND METHOD THEREFOR - 特許庁
アナログの信号や量の加算を演算させる増幅器例文帳に追加
an amplifier used to operate or increase the quantity of analogue signals - EDR日英対訳辞書
演算増幅器を用いたアナログ回路例文帳に追加
演算増幅器およびそれを用いたアナログデジタル変換器例文帳に追加
OPERATIONAL AMPLIFIER AND ANALOG/DIGITAL CONVERTER USING THE SAME - 特許庁
演算増幅器を含むアナログ回路の入出力特性測定装置及び演算増幅器を含むアナログ回路の入出力特性測定方法例文帳に追加
INPUT/OUTPUT CHARACTERISTIC MEASURING DEVICE AND METHOD OF ANALOG CIRCUIT INCLUDING OPERATIONAL AMPLIFIER - 特許庁
アナログの信号や量の加算などの演算を行わせる増幅器例文帳に追加
an amplifier that carries out the sign and quantity calculations and other like operations of an analog - EDR日英対訳辞書
演算時間の早いアナログデジタル変換器を提供する。例文帳に追加
To provide an analog/digital converter having a fast operating time. - 特許庁
演算増幅器を含むアナログ回路の入出力特性調整方法例文帳に追加
METHOD OF ADJUSTING INPUT-OUTPUT CHARACTERISTICS OF ANALOG CIRCUIT INCLUDING OPERATIONAL AMPLIFIER - 特許庁
アンプ12は、アナログ演算器10の出力電圧V2を増幅する。例文帳に追加
An amplifier 12 amplifies an output voltage V2 of the analog calculator 10. - 特許庁
アナログフロントエンド回路はアナログ処理回路20とA/D変換器40と演算回路50を含む。例文帳に追加
The analog front end circuit includes an analog processing circuit 20, an A/D converter 40 and an arithmetic circuit 50. - 特許庁
加算演算器44は、単位素子UCが生成したアナログ信号Vを加算し、アナログ出力信号V_OUTを生成する。例文帳に追加
An addition computing element 44 adds an analog signal V generated by the unit element UC, and generates an analog output signal V_OUT. - 特許庁
パイプライン制御アナログ・デジタル変換器の演算増幅器の利得誤差を訂正する装置例文帳に追加
CORRECTION OF OPERATIONAL AMPLIFIER GAIN ERROR IN PIPELINED ANALOG-TO-DIGITAL CONVERTER - 特許庁
キャパシタを用いた符号付積和演算器およびこれを含むアナログマッチドフィルタを提供する。例文帳に追加
To provide a signed product sum computing element using a capacitor and an analog matched filter which includes it. - 特許庁
精度が高く、高スループットが可能なビタビ復号器のアナログ演算回路を実現する。例文帳に追加
To realize analog arithmetic circuit of a Viterbi decoder with which high throughput is attained with high accuracy. - 特許庁
演算増幅器を含むアナログ回路の入出力特性を調整する工数を削減すること。例文帳に追加
To curtail the manhour in adjustment of the input-output characteristics of an analog circuit including an operational amplifier. - 特許庁
上記回路1,2の出力を演算増幅器3が合成してアナログ変換出力を得る。例文帳に追加
An operational amplifier 3 synthesizes the outputs of the circuits 1, 2 to obtain an analog conversion output. - 特許庁
より簡単な回路構成かつ演算精度の高いアナログ除算器の提供を目的とする。例文帳に追加
To provide an analog divider with much simpler circuit configurations and highly precise arithmetic operation. - 特許庁
1つの量子化器は、入力アナログ信号を受け取る複数のチャネル102と、各チャネル内の演算増幅器104と、演算増幅器に接続された比較器106とを有するアナログ−デジタル変換器(ADC)100を含む。例文帳に追加
One digitizer includes an analog to digital converter (ADC) 100 having a plurality of channels 102 receiving input analog signals; an operational amplifier 104 in each channel and a comparator 106 connected to the operational amplifier. - 特許庁
高速演算が要求される処理をアナログ回路30、52によって行い、残りの演算は、デジタル計算器40によって行う。例文帳に追加
Processing which requires high-speed calculation is performed by analog circuits 30 and 52, and remaining calculation is performed by a digital computer 40. - 特許庁
静電偏向回路100を構成するアナログ演算部2に含まれるアナログ演算回路2x1では、乗算器21xおよび乗算器21yの出力電圧は、加算器22により加算出力される。例文帳に追加
In an analog calculating circuit 2x1 included in an analog calculating part 2 composing an electrostatic deflection circuit 100, output voltages of a multiplication unit 21x and a multipliction unit 21y are added and outputted by an adding unit 22. - 特許庁
本発明の複素符号化装置100は、アナログ入力信号S_iを受けて演算を行って複素アナログ信号を生成する第1の演算装置101と、アナログ入力信号S_iの値と前記複素アナログ信号の値とを加算してアナログ畳み込み符号u_iを生成する加算器102と、を具備している。例文帳に追加
The complex encoding apparatus 100 of the present invention comprises a first arithmetic unit 101 for receiving an analog input signal S_i, performing an arithmetic operation and generating a complex analog signal, and an adder 102 for adding the value of the analog input signal S_i and the value of the complex analog signal and generating an analog convolution code u_i. - 特許庁
アナログ値に変換された偏向データは、アナログ演算増幅回路104により、8極静電偏向器110の各電極に与える偏向電圧に演算・増幅され出力される。例文帳に追加
The deflection data converted into the analog value is calculated, amplified, and outputted into a deflection voltage given to each electrode of the 8-pole electrostatic deflector 110 by an analog calculation amplification circuit 104. - 特許庁
比較演算器は、比較演算によりディジタルデータを作り出す演算回路と、ディジタルデータをアナログデータに変換するD/A変換器とでなり、さらに前記D/A変換器から出力されるアナログデータを増幅して電磁ブレーキに供給する増幅回路を有すると良い。例文帳に追加
The data for rotating speed and operating state of the taping head preliminarily stored in a data memory 6 is read, and a comparative calculation is performed by use of the data. - 特許庁
圧力センサ2A、2B、2Cからのアナログ電気信号を、アナログ−デジタル変換器3でデジタル信号に変換して演算処理手段8に出力し、演算処理手段8によりデジタル信号と設定手段4で設定した設定圧力値とを演算比較して信号を出力する。例文帳に追加
Analog electric signals from pressure sensors 2A, 2B and 2C are converted into digital signals by the analog/digital converter 3 and output to the arithmetic operation means 8, and the digital signals are arithmetically compared by the means 8 with a set pressure value set by a setting means 4 for outputting signals. - 特許庁
アナログ乗算器、増幅器、周波数逓倍器を用いて一般化ロトカ−ボルテラ方程式に相当する非線形アナログ回路を構成し、高速に演算させる。例文帳に追加
A nonlinear analog circuit equivalent to a generalized Lotka- Volterra equation is constituted of an analog multiplier, an amplifier and a frequency multiplier and the circuit is operated at a high speed. - 特許庁
ディジタル保護継電器1は、保護対象とする電気設備の電気量を入力してアナログ/ディジタル変換するアナログ入力ユニット2、アナログ入力ユニット2で入力した電気量に基づき保護リレー演算を行う演算ユニット3、外部情報の入力および保護リレー演算の結果の出力を行う入出力ユニット4、を備えている。例文帳に追加
The digital protective relay 1 is provided with an analog input unit 2 for inputting the electric amount of an electric facility to be protected and performing A/D conversion, a unit 3 performing protective relay operation based on the electric amount inputted by the analog input unit 2, and an I/O unit 4 for inputting external information and outputting the results of protective relay operation. - 特許庁
入力アナログ信号を量子化して出力ディジタル信号に変換するデルタシグマ型AD変換器の1段目では、入力アナログ信号が係数バッファ101、演算器102、遅延器103、105、係数バッファ106を経由して後段の演算器107に出力される。例文帳に追加
The delta-sigma AD converter for quantizing and converting an input analog signal to an output digital signal has a first stage for outputting the input analog signal via a coefficient buffer 101, an arithmetic unit 102, delay units 103, 105 and a coefficient buffer 106 to an arithmetic unit 107 in the latter stage. - 特許庁
続いて、アナログスイッチ8bをONにして電流計測用演算増幅器10を演算制御装置9に接続し、前記各電極間を流れた電流値を測定して演算制御装置9に入力する。例文帳に追加
An analog switch 8b is ON to connect a current measuring arithmetic amplifier 10 to the arithmetic control unit 9, and each current value carried between the electrodes is measurement and inputted to the control unit 9. - 特許庁
消費電力演算部4は、電流値を電圧値に変換し、アナログ/デジタル変換によりLAN機器への供給電流値を通知する。例文帳に追加
A power consumption operating section 4 converts a current value into a voltage value and informs a supply current value to the LAN apparatus through analog/digital conversion. - 特許庁
そして前記アナログ回路は、互いに異なる倍率で増幅した差分演算信号NOx100,NOx400をA/D変換器42に出力する。例文帳に追加
The analog circuit outputs the difference computing signals NOx100, NOx400 amplified with mutually different magnifications to the A/D convertor 42. - 特許庁
多入力演算増幅回路、それを用いたデジタル/アナログ変換器、及びそれを用いた表示装置の駆動回路例文帳に追加
MULTI-INPUT OPERATIONAL AMPLIFIER CIRCUIT, DIGITAL/ANALOG CONVERTER USING SAME, AND DRIVE CIRCUIT FOR DISPLAY DEVICE USING SAME - 特許庁
アナログ演算器10は、イメージセンサからの入力電圧Vinに補正電圧Vclmpを合成する。例文帳に追加
An analog calculator 10 synthesizes a correction voltage Vclmp to the input voltage Vin from an image sensor. - 特許庁
電力変換器14が位相シフト演算回路12により位相調整された正弦波アナログ信号によりモータ15をPWM制御する。例文帳に追加
A power convertor 14 controls PWM of the motor 15 using the sine wave analog signal which is phase-adjusted by the phase shift calculation circuit 12. - 特許庁
アナログスイッチと演算増幅器とプッシュプル回路を使用しないことによって、消費電力を大きく節減する。例文帳に追加
To considerably reduce power consumption by not using analog switches, operational amplifiers, and push-pull circuits. - 特許庁
アナログフロントエンド回路はアナログ処理回路20とA/D変換器40と演算回路50と黒レベルターゲット値が設定されるターゲットレジスタ100を含む。例文帳に追加
The analog front-end circuit includes an analog processing circuit 20, an A/D converter 40, an arithmetic circuit 50, and a target register 100 where a black level target value is set. - 特許庁
アナログフロントエンド回路はアナログ処理回路20とA/D変換器40と演算回路50と補正量が設定される補正量レジスタ102を含む。例文帳に追加
The analog front-end circuit includes an analog processing circuit 20, an A/D converter 40, an arithmetic circuit 50, and a correction amount register 102 where a correction amount is set. - 特許庁
アナログフロントエンド回路はアナログ処理回路20とA/D変換器40と入力画像信号の下限ターゲット値と上限ターゲット値が設定されるターゲットレジスタ100と演算回路50を含む。例文帳に追加
An analog front-end circuit includes an analog processing circuit 20, an A/D converter 40, an arithmetic circuit 50, and a target register 100 where a black level target value is set. - 特許庁
アナログフロントエンド回路はアナログ処理回路20とA/D変換器40と入力画像信号の下限ターゲット値が設定されるターゲットレジスタ100と演算回路50を含む。例文帳に追加
The analog front-end circuit includes an analog processing circuit 20, an A/D converter 40, a target register 100 in which the lower limit target value of an input image signal is set, and an arithmetic circuit 50. - 特許庁
D/Aコンバータ22は、補正データ生成部16からの補正データDclmpをアナログ電圧に変換し、補正電圧Vclmpとしてアナログ演算器10に出力する。例文帳に追加
A D/A converter 22 converts the correction data Dclmp from the correction data generating section 16 into an analog voltage, and outputs the analog voltage as a correction voltage Vclmp to the analog calculator 10. - 特許庁
AD変換器に対して基準電圧とアナログ信号との変位電圧を演算させる減算回路306を追加し、基準電圧として保持していたアナログ信号を用いる。例文帳に追加
A subtracter circuit 306 that calculates the difference voltage between a reference voltage and an analog signal is added to an A/D converter, and an analog signal that is held is used for the reference voltage. - 特許庁
ディジタル形保護継電器1aは、アナログ入力ユニット121〜12n、アナログ入力ユニット131〜13n、演算ユニット11、バススイッチ141,142及び入出力ユニット15を備えている。例文帳に追加
The digital protective relay 1a comprises analog input units 121-12n, analog input units 131-13n, an operating unit 11, bus switches 141 and 142, and an I/O unit 15. - 特許庁
入力抵抗を介して取り込まれたアナログ信号が演算増幅器の反転入力端子に供給され、パルス信号が上記演算増幅器の反転入力端子に供給されることで、アナログ信号とパルス信号との合成が達成される。例文帳に追加
Thus, the analog signal received through the input resistors is supplied to the inversion input terminal of the operational amplifier, and the pulse signal is supplied to the inversion input terminal of the operational amplifier circuit so that the synthesis of the analog signal and the pulse signal can be realized. - 特許庁
補助変成器を介して入力された系統の電流電圧情報信号はアナログフィルタaf1,af2を経てアナログ・ディジタルコンバータAD1,AD2でディジタル情報信号に変換され、フォトカプラPC1,PC2を介して中央演算装置CPU1,CPU2に入力され演算される。例文帳に追加
Current/voltage information signals of a system input via an auxiliary transformer are converted into digital information signals by analog-digital converters AD1, AD2 via analog filters af1, af2 and then inputted into central processing units CPU1, CPU2 via photocouplers PC1, PC2 for operation. - 特許庁
入力電流・電圧を入力変成器1を介して入力アナログ回路2に入力し、所定レベルのアナログ信号に変換して、A/D変換回路3に入力し、所定のディジタル信号に変換し、このディジタル信号は演算処理回路4に取り込まれて、所定の演算処理を実施する。例文帳に追加
Input current/voltage are inputted to an input analog circuit 2 through an input transformer 1 and converted into an analog signal of a predetermined level, which is then inputted to an A/D conversion circuit 3 and converted into a predetermined digital signal before being taken into a processing circuit 4 and processed. - 特許庁
8極偏向の偏向電圧それぞれをアナログ演算増幅器にて所定の演算式に従って演算を行い、この演算結果をコンパレータ等の比較器にて比較することによって偏向電圧に異常があったかどうかをリアルタイムにて検知する。例文帳に追加
Deflection voltages of 8-pole deflection are calculated in accordance with a predetermined calculation formula by an analog calculation amplifier, respectively, and this calculation result is compared by a comparing device such as a comparator or the like, thereby detecting in real time whether or not the deflection voltage has an abnormality. - 特許庁
デルタシグマ型AD変換器の1段目では、入力アナログ信号が係数バッファ、演算器、遅延器、、係数バッファを経由して後段の演算器107に出力される。例文帳に追加
An input analog signal in a 1st stage of the delta sigma type analog/digital converter is outputted to a post-stage arithmetic unit 107 via a coefficient buffer, an arithmetic unit, a delay unit and a coefficient buffer. - 特許庁
そして、演算増幅器7の出力が抵抗ra、rbによって1/16とされ、この電圧が演算増幅器6へ印加された電圧と加算されて変換後のアナログ電圧が得られる。例文帳に追加
Then an output of the operational amplifier 7 is divided into 1/16 by resistors ra, rb, this voltage is added to a voltage applied to the operational amplifier 6 to obtain an analog voltage after conversion. - 特許庁
変調波104をアナログ/ディジタル変換器17でディジタル信号108に変換し、復調演算回路18において、ディジタルな復調演算により受信データ105を求める。例文帳に追加
A modulated wave 104 is converted into a digital signal 108 by an analog/digital converter 17, and received data 105 are calculated by digital demodulation arithmetic operation by a demodulation arithmetic circuit 18. - 特許庁
アナログ入力電圧に所定の演算を行ってAD変換を行いその結果に更に所定の演算を行うことにより、積分器の非反転入力端子に近い電圧を直接変換することを回避する。例文帳に追加
A result obtained by A-D conversion where an analog input voltage is subjected to predetermined operation is further subjected to predetermined operation whereby directly converting the voltage close to the voltage applied to the non-inverting input terminal of the integrator is avoided. - 特許庁
マイクロプロセッサ手段を使用しないアナログ電子回路による演算を用い、センサ信号のゲタ分が演算精度の障害とならない高速の2線式伝送器を実現する。例文帳に追加
To realize a high-speed two-wire transmitter, in which operation by an analog electronic circuit not using a microprocessor means is used and a padded portion for a sensor signal does not become an obstacle for the operation accuracy. - 特許庁
意味 | 例文 (105件) |
Copyright © Japan Patent office. All Rights Reserved. |
Copyright © National Institute of Information and Communications Technology. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |