Load/store (processadors) - Viquipèdia, l'enciclopèdia lliure Vés al contingut

Load/store (processadors)

De la Viquipèdia, l'enciclopèdia lliure

Load/store (en anglès de Carrega/guarda) és un tipus d'arquitectura de processadors que divideix les instruccions en dues categories:[1][2][3]

  • Accés a memòria (accessos entre memòria i resistres)
  • Operacions en ALU (que només ocorren entre registres)

L'arquitectura load/store és usada per processadors tipus RISC (ARM, MIPS, RISC-V, SPARC, PowerPC)

Altrament, l'arquitectura registre/memòria (usada per processadors tipus CISC) la unitat ALU pot accedir directament a memòria sense passar prèviament per un registre.

Vegeu també

[modifica]

Referències

[modifica]
  1. «Què és l'arquitectura Load/store?» (en anglès). http://www.cs.iit.edu/. Arxivat de l'original el 2016-12-20. [Consulta: 26 desembre 2016].
  2. «Beauty of load-store architecture» (en anglès). papee, 30-07-2009.
  3. «Arquitectura de processadors» (en angles). http://cse.unl.edu.+[Consulta: 26 desembre 2016].