迈瑞笔试题
数量级:1ns=__us,1Gs = ___Ms2.很简单的一个电路图,就不画了,也很简单。3.摩尔定律是什么?它对硬件研发有什么影响。(在Creative笔试中也考到过。主要要记住是18到24个月这个重点)4.两个电路,要求分析电路功能以及输入输出关系。一个就是典型的差分放大电路,一个是典型的积分电路。很容易。5.在高频电路中,电容等效于一个电感L,电容C以及一个电阻R,请问什么情况下电容才呈容性?这个只要总阻抗写出来,就明白怎么回事了。6.一下子忘记了。7.关于PCI读操作的时序英文翻译。也很容易。8.推理题。9.1 AD前运放的跟随电路,要求找出电路的错误。也就不画了。9.2 JK触发器用verilog语言或者VHDL语言描述。T触发器也就是J与K相连时特殊情况,用D触发器来实现。这也很基本,很easy的。9.3 好长,就不写了。10. 描述一下你做过的一个电子设计原理图,遇到的问题以及解决思路。这个VIA昨天也考过。大家最好答详细点,因为迈瑞的监考官看了提前交卷的同学的卷子,感觉他们不太重视,实际上在阅卷时,可能这部分含金量很重。
硬件研发 数字类1、锁相环 输入25M 输出为CPLD连接。要为25M、40M、65M、108M,写出锁相环内部需求的频率。2、给出一张CPU及各存储器和IO的连接图。都接到同一数据总线、时钟总线、地址总线。100MHz时钟频率,说出不妥并改进3、给出一张en、clk和与门连接作为dff时钟沿的电路图。给出不妥并改进。4、翻译一段关于ddr3 sdram的E文,个人觉得难点在burst-oriented。5、主观题。简述一个做过的电子设计(软硬件皆可)的原理和实现,画出框图。并简述遇到的问题和解决的思路。
联想笔试题
1.设计函数 int atoi(char *s)。
2.int i=(j=4,k=8,l=16,m=32); printf(“%d”, i); 输出是多少?
3.解释局部变量、全局变量和静态变量的含义。
4.解释堆和栈的区别。
5.论述含参数的宏与函数的优缺点。
普天C++笔试题
1.实现双向链表删除一个节点P,在节点P后插入一个节点,写出这两个函数。
2.写一个函数,将其中的 都转换成4个空格。
3.Windows程序的入口是哪里?写出Windows消息机制的流程。
4.如何定义和实现一个类的成员函数为回调函数?
5.C++里面是不是所有的动作都是main()引起的?如果不是,请举例。
6.C++里面如何声明const void f(void)函数为C程序中的库函数?
7.下列哪两个是等同的
int b;
A const int* a = &b;
B const* int a = &b;
C const int* const a = &b;
D int const* const a = &b
;
8.内联函数在编译时是否做参数类型检查?
void g(base & b){
b.play;
}
void main(){
son s;
g(s);
return;
}
汉王笔试
下面是一些基本的数字电路知识问题,请简要回答之。
a) 什么是Setup 和Holdup时间?
b) 什么是竞争与冒险现象?怎样判断?如何消除?
c) 请画出用D触发器实现2倍分频的逻辑电路?
d) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?
e) 什么是同步逻辑和异步逻辑?
f) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器)。
g) 你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?
2、 可编程逻辑器件在现代电子设计中越来越重要,请问:
a) 你所知道的可编程逻辑器件有哪些?
b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。
3、 设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?
飞利浦-大唐笔试归来
1,用逻辑们和cmos电路实现ab cd
2. 用一个二选一mux和一个inv实现异或
3. 给了reg的setup,hold时间,求中间组合逻辑的delay范围。 Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup