仿真是用Quartus II 软件仿真的,语言是verlog hdl,生成矩形波,脉冲波,正弦波,4级m序列(m序列输出一个就行)。 程序下载到开发板后,示波器要能观察到波形。

我的cpld的开发板是emp240的。最好能够通过开发板上按键实现选择输出要的波形,不能的可以分开输出。

信号发生器_FPGA

设计说明:

    这个设计中,我们将四种波形使用选择开关进行选择输出。

外部连接两个按键,00输出矩形波,01输出脉冲波,10m序列,11输出正弦序列。

系统的仿真效果如下所示:

00:

信号发生器_多路_02

01:

信号发生器_多路_03

10:

信号发生器_开发板_04

11:

信号发生器_信号发生器_05

 

 

 

 

 

使用本程序的注意事项:

上面就是我们的系统,这里使用的QII软件为8.1.

然后整个系统有管脚

     

i_clk,//clock
i_rst,//rest,
i_key,//key
o_signal//4 kind of signal

一种四个接口,我这里给你做了最简化处理。

然后我看了下你的板子,貌似你的板子没有多路数字信号输出的功能,所以正弦信号可能没法直接看。

    其余的脚我都给你弄好了,

如果有问题,再修改。

信号发生器_开发板_06