ADF4372BCCZ 的应用:
无线基础设施(多载波全球移动通信系统 (MC-GSM),5 G)
测试设备和仪器仪表
时钟产生
航空航天和防务
ADF4372器件结合外部环路滤波器和外部基准频率使用时,可实现小数 N 分频或整数 N 分频锁相环 (PLL) 频率合成器。宽带微波压控振荡器 (VCO) 设计允许产生 62.5 MHz 至 16 GHz 的频率。ADF4372 具有一个集成 VCO,其基本输出频率范围为 4000 MHz 至 8000 MHz。
特性:
RF 输出频率范围:62.5 MHz 至 16,000 MHz
小数 N 频率合成器和整数 N 频率合成器
高分辨率 39 位小数模数
典型杂散 fPFD:−90 dBc
集成 RMS 抖动:38 fs(1 kHz 至 100 MHz)
归一化本底相位噪声:−234 dBc/Hz
fPFD 工作频率达 250 MHz
基准输入频率达 600 MHz
可编程的 1、2、4、8、16、32 或 64 分频输出
RF8x 和 RFAUX8x 具有 62.5 MHz 至 8,000 MHz 的输出
RF16x 具有 8,000 MHz 至 16,000 MHz 的输出
锁定时间大约为 3 ms 并进行自动校准
锁定时间 <30 μs 并绕过自动校准(典型值)
模拟和数字电源:3.3 V(典型值)
VCO 电源电压:3.3 V 和 5 V
RF 输出静音功能
7 mm × 7 mm 48 端子 LGA 封装
ADF5355BCPZ的应用:
无线基础设施(W-CDMA、TD-SCDMA、WiMAX、GSM、PCS、DCS、DECT)
点到点/点到多点微波链路
卫星/V-SAT
测试设备/仪器仪表
时钟产生
ADF5355 (PLL) 频率合成器设计允许在一个射频(RF)输出实现6.8 GHz至13.6 GHz的工作频率。其他频率输出的一系列分频器可实现54 MHz至6,800 MHz的工作频率。ADF5355具有集成VCO,其基波输出频率范围为3400 MHz至6800 MHz。
特性:
RF输出频率范围:54 MHz至13,600 MHz
小数N分频频率合成器和整数N分频频率合成器
高分辨率38位模数
工作频率高达125 MHz的鉴频鉴相器(PFD)
参考频率达600 MHz
在−40°C至+85°C范围内维持锁频
低相位噪声电压控制振荡器(VCO)
可编程1/2/4/8/16/32/64分频输出
模拟和数字电源:3.3 V
电荷泵和VCO电源:5 V(典型值)
逻辑兼容性:1.8 V
可编程双模预分频器:4/5或8/9
可编程的输出功率
RF输出静音功能
模拟和数字锁定检测
ADIsimPLL 设计工具支持
ADRV9024BBCZ 是一款高度集成的射频 (RF) 捷变收发器,提供四个独立控制的发射器、用于监测每个发射器通道的专用观测接收器输入、四个独立控制的接收器、集成式频率合成器和数字信号处理功能,形成了完整的收发器解决方案。
该器件提供了各种蜂窝基础设施应用所需的性能,例如蜂窝基站无线电、 3G/4G/5G宏系统和大规模多路输入/多路输出 (MIMO) 基站。
特征:
4 个差分发射器
4 个差分接收器
2 个观察接收器,每个具有2路输入
中心频率:75 MHz至6000 MHz
最大接收器带宽:200 MHz
最大发射器大信号带宽:200 MHz
最大发射器频率合成带宽:450 MHz
最大观测接收器带宽:450 MHz
完全集成式独立小数N分频射频频率合成器
完全集成式时钟频率合成器
用于所有本振和基带时钟的多芯片相位同步
支持TDD和FDD应用
24.33 Gbps JESD204B/JESD204C数字接口
ADMV1012AEZ的应用:
点对点微波无线电
雷达和电子战系统
仪器仪表、自动测试设备 (ATE)
卫星通信
ADMV1012AEZ是一款采用紧凑的砷化镓(GaAs)设计、单芯片微波集成电路(MMIC)双边带(DSB)下变频器,采用符合RoHS标准的封装,针对输入频率范围为17.5 GHz至24 GHz的点对点微波无线电设计进行优化。
特性:
RF 输入频率范围:17.5 GHz 至 24 GHz
IF 输出频率范围:2.5 GHz 至 3.5 GHz
LO 输入频率范围:7 GHz 至 13.5 GHz
转换增益(混合器件):15 dB(典型值)
SSB 噪声指数:2.5 dB(典型值)
输入 IP3:3 dBm(典型值)
输入 P1dB:−5 dBm(典型值)
20 dB 镜频抑制
单端 50 Ω RF 和 LO 输入端口
裸露焊盘、4.9 mm × 4.9 mm、32引脚LCC封装
ADDI9023BBCZ 的应用
• 数码相机
• 工业相机
• 监控摄像头
• 医疗成像
ADDI9023BBCZ 是一款适合CCD成像应用的12通道垂直驱动器。它包括8个3级驱动器和4个2级驱动器。输入配置可支持最多九个独立垂直时序相位和八个移位门限信号。还包括一个独立的基底时钟通道(SUBCK)。每个通道的典型负载驱动能力为3nF。
特点:
12通道垂直驱动器
8个3级驱动器
4个2级驱动器
基底时钟驱动器
输入逻辑支持1.6 V至3.6 V的范围
输出驱动器支持-9.5 V至+15.5 V的范围
0.65 mm间距、6 mm × 6 mm CSP_BGA封装
注:本文部分内容与图片来源于网络,版权归原作者所有。如有侵权,请联系删除!