POWERQUICC_51CTO博客
1.1 MPC860时钟 1.2 MPC82XX 60X总线 1.3 通信处理模块
推荐 原创 2009-03-04 00:46:18
2896阅读
1点赞
1.2 内存管理单元MMU
原创 2009-03-04 00:31:34
4029阅读
1点赞
1 POWERQUICC硬件 1.1 MPC860存储器接口 MPC860存储管理提供了8个存储器的片选信号,它可以与SRAM、EPROM、FLASHROM、SDRAM、EDORAM以及其他存储器件实现无缝连接。对存储器的存取是通过MPC860内部提供的相应的寄存器和时序RAM对相应接口信号时序进行控制实现的。 MPC860与外接存储器的接口信号有: ①数据总线Data[0:31],32位
推荐 原创 2009-03-04 00:29:17
4893阅读
配置route0 Router#sh controllers s0/0/0Interface Serial0/0/0Hardware is PowerQUICC MPC860DCE V.35, clock rate 64000idb at 0x81081AC4, driver data structure at 0x81084AC0SCC Registers:General [GSMR
原创 2011-04-08 22:33:54
2380阅读
1点赞
1、硬件结构 三层交换机的硬件结构分为两个部分,处理器模块和交换模块,它们之间通过PCI接口相连,同时配合相应的外围电路形成完整的三层交换机系统 (1)处理器模块 处理器部采用一款MOTOROLA PowerQUICC II CPU,同一些外部存储设备以及一些外围电路构成三层交换机的处理器部分。处理器模块主要是运行嵌入式操作系统,配置系统和路由表的维持,而不是数据转发通路的组成部分。CPLD 保存